是用矢量網絡分析儀進行鏈路標定的典型連接,具體的標定步驟非常多,在PCIe4.0 Phy Test Specification文檔里有詳細描述,這里不做展開。
在硬件連接完成、測試碼型切換正確后,就可以對信號進行捕獲和信號質量分析。正式 的信號質量分析之前還需要注意的是:為了把傳輸通道對信號的惡化以及均衡器對信號的 改善效果都考慮進去,PCIe3.0及之后標準的測試中對其發送端眼圖、抖動等測試的參考點 從發送端轉移到了接收端。也就是說,測試中需要把傳輸通道對信號的惡化的影響以及均 衡器對信號的改善影響都考慮進去。 多個cpu socket的系統時,如何枚舉的?江蘇自動化PCI-E測試

按照測試規范的要求,在發送信號質量的測試中,只要有1個Preset值下能夠通過信 號質量測試就算過關;但是在Preset的測試中,則需要依次遍歷所有的Preset,并依次保存 波形進行分析。對于PCIe3.0和PCIe4.0的速率來說,由于采用128b/130b編碼,其一致性測試碼型比之前8b/10b編碼下的一致性測試碼型要復雜,總共包含36個128b/130b的 編碼字。通過特殊的設計, 一致性測試碼型中包含了長“1”碼型、長“0”碼型以及重復的“01” 碼型,通過對這些碼型的計算和處理,測試軟件可以方便地進行預加重、眼圖、抖動、通道損 耗的計算。 11是典型PCle3.0和PCIe4.0速率下的一致性測試碼型。江蘇自動化PCI-E測試PCI-E3.0設計還可以使用和PCI-E2.0一樣的PCB板材和連接器嗎?

由于每對數據線和參考時鐘都是差分的,所以主 板的測試需要同時占用4個示波器通道,也就是在進行PCIe4.0的主板測試時示波器能夠 4個通道同時工作且達到25GHz帶寬。而對于插卡的測試來說,只需要把差分的數據通道 引入示波器進行測試就可以了,示波器能夠2個通道同時工作并達到25GHz帶寬即可。 12展示了典型PCIe4.0的發射機信號質量測試環境。無論是對于發射機測試,還是對于后面要介紹到的接收機容限測試來說,在PCIe4.0 的TX端和RX端的測試中,都需要用到ISI板。ISI板上的Trace線有幾十對,每相鄰線對 間的插損相差0.5dB左右。由于測試中用戶使用的電纜、連接器的插損都可能會不一致, 所以需要通過配合合適的ISI線對,使得ISI板上的Trace線加上測試電纜、測試夾具、轉接 頭等模擬出來的整個測試鏈路的插損滿足測試要求。比如,對于插卡的測試來說,對應的主 板上的比較大鏈路損耗為20dB,所以ISI板上模擬的走線加上測試夾具、連接器、轉接頭、測 試電纜等的損耗應該為15dB(另外5dB的主板上芯片的封裝損耗通過分析軟件進行模擬)。 為了滿足這個要求,比較好的方法是使用矢量網絡分析儀(VNA)事先進行鏈路標定。
相應地,在CC模式下參考時鐘的 抖動測試中,也會要求測試軟件能夠很好地模擬發送端和接收端抖動傳遞函數的影響。而 在IR模式下,主板和插卡可以采用不同的參考時鐘,可以為一些特殊的不太方便進行參考 時鐘傳遞的應用場景(比如通過Cable連接時)提供便利,但由于收發端參考時鐘不同源,所 以對于收發端的設計難度要大一些(比如Buffer深度以及時鐘頻差調整機制)。IR模式下 用戶可以根據需要在參考時鐘以及PLL的抖動之間做一些折中和平衡,保證*終的發射機 抖動指標即可。圖4.9是PCIe4.0規范參考時鐘時的時鐘架構,以及不同速率下對于 芯片Refclk抖動的要求。我的被測件不是標準的PCI-E插槽金手指的接口,怎么進行PCI-E的測試?

在測試通道數方面,傳統上PCIe的主板測試采用了雙口(Dual-Port)測試方法,即需要 把被測的一條通道和參考時鐘RefClk同時接入示波器測試。由于測試通道和RefClk都是 差分通道,所以在用電纜直接連接測試時需要用到4個示波器通道(雖然理論上也可以用2個 差分探頭實現連接,但是由于會引入額外的噪聲,所以直接電纜連接是常用的方法),這種 方法的優點是可以比較方便地計算數據通道相對于RefClk的抖動。但在PCIe5.0中,對于 主板的測試也采用了類似于插卡測試的單口(Single-Port)方法,即只把被測數據通道接入 示波器測試,這樣信號質量測試中只需要占用2個示波器通道。圖4.23分別是PCIe5.0主 板和插卡信號質量測試組網圖,芯片封裝和一部分PCB走線造成的損耗都是通過PCI-SIG被測件發不出標準的PCI-E的一致性測試碼型,為什么?江蘇自動化PCI-E測試
如果被測件是標準的PCI-E插槽接口,如何進行PCI-E的協議分析?江蘇自動化PCI-E測試
并根據不同位置處的誤碼率繪制出類似眼圖的分布圖,這個分布圖與很多誤碼儀中眼圖掃描功能的實現原理類似。雖然和示波器實 際測試到的眼圖從實現原理和精度上都有一定差異,但由于內置在接收芯片內部,在實際環 境下使用和調試都比較方便。PCIe4.0規范中對于Lane Margin掃描的水平步長分辨率、 垂直步長分辨率、樣點和誤碼數統計等都做了一些規定和要求。Synopsys公司展 示的16Gbps信號Lane Margin掃描的示例。克勞德高速數字信號測試實驗室江蘇自動化PCI-E測試