閉賦模型窗口,在菜單中選擇 Analyze-*Preferences..,在 InterconnectModels 項 目欄中設置與提取耦合線模型相關的參數,如圖1?125所示。改變Min Coupled Length的值為 lOOmil,也就是說當耦合線長度超過lOOmil時,按耦合模型提取,少于lOOmil時,按單線模 型提取。
單擊Via modeling setup按鈕,在過孔模型設置界面將Target Frequency設置成533 MHz (因為要仿真的時鐘頻率是533MHz)。
單擊OK按鈕,關閉參數設置窗口。在菜單中選擇Analyze-*Probe..,在彈出的窗 口中單擊Net Browser..菜單,選擇DDR1_CK這個網絡(或者可以直接在Allegro界面中選取 網絡)。可以看到因為已經設置好差分線和差分模型,所以會自動帶出差分線DDRl_NCKo 在DDR3一致性測試期間能否繼續進行其他任務?遼寧DDR測試DDR3測試

DDR 系統概述
DDR 全名為 Double Data Rate SDRAM ,簡稱為 DDR。DDR 本質上不需要提高時鐘頻率就能加倍提高 SDRAM 的速度,它允許在時鐘的上升沿和下降沿讀/寫數據,因而其數據速率是標準 SDRAM 的兩倍,至于地址與控制信號與傳統 SDRAM 相同,仍在時鐘上升沿進行數據判決。 DDR 與 SDRAM 的對比DDR 是一個總線系統,總線包括地址線、數據信號線以及時鐘、控制線等。其中數據信號線可以隨著系統吞吐量的帶寬而調整,但是必須以字節為單位進行調整,例如,可以是 8 位、16 位、24 位或者 32 位帶寬等。 所示的是 DDR 總線的系統結構,地址和控制總線是單向信號,只能從控制器傳向存儲芯片,而數據信號則是雙向總線。
DDR 總線的系統結構DDR 的地址信號線除了用來尋址以外,還被用做控制命令的一部分,因此,地址線和控制信號統稱為地址/控制總線。DDR 中的命令狀態真值表。可以看到,DDR 控制器對存儲系統的操作,就是通過控制信號的狀態和地址信號的組合來完成的。 DDR 系統命令狀態真值表 江西DDR3測試DDR3一致性測試是否需要經常進行?

單擊Next按鈕,出現Setup Trace Check Wizard窗口,確保網絡組的所有網絡都被選中, 單擊Finish按鈕。
單擊Save File with Error Check保存文件,保存結束后,單擊Start Simulation開始仿 真。仿真完成后,仿真結果包括Workflow中Results and Report的所有內容。如果在Setup Trace Check Parameters 的步驟 net selection 時選的是 check all signal nets 或者 check all enabled signal nets 模式,那么仿真結果只有 Net Impedance Summary 和 Net Co叩ling Summaryo
單擊Net Impedance Summary,出現阻抗總結表格,包括網絡序號、網絡名稱、無參 考平面的走線數目、回流不連續的走線數目、過孔數目、比較大阻抗值、小阻抗值、主導阻 抗值、主導阻抗走線長度百分比、走線總長度、走線延時。
使用SystemSI進行DDR3信號仿真和時序分析實例
SystemSI是Cadence Allegro的一款系統級信號完整性仿真工具,它集成了 Sigrity強大的 電路板、封裝等互連模型及電源分布網絡模型的提取功能。目前SystemSI提供并行總線分析 和串行通道分析兩大主要功能模塊,本章介紹其中的并行總線分析模塊,本書第5章介紹串 行通道分析模塊。
SystemSI并行總線分析(Parallel Bus Analysis)模塊支持IBIS和HSPICE晶體管模型, 支持傳輸線模型、S參數模型和通用SPICE模型,支持非理想電源地的仿真分析。它擁有強 大的眼圖、信號質量、信號延時測量功能和詳盡的時序分析能力,并配以完整的測量分析報 告供閱讀和存檔。下面我們結合一個具體的DDR3仿真實例,介紹SystemSI的仿真和時序分 析方法。本實例中的關鍵器件包括CPU、4個DDR3 SDRAM芯片和電源模塊, DDR3一致性測試是否適用于非服務器計算機?

那么在下面的仿真分析過程中,我們是不是可以就以這兩個圖中的時序要求作為衡量標準來進行系統設計呢?答案是否定的,因為雖然這個時序是規范中定義的標準,但是在系統實現中,我們所使用的是Micron的產品,而后面系統是否能夠正常工作要取決干我們對Micron芯片的時序控制程度。所以雖然我們通過閱讀DDR規范文件了解到基本設計要求,但是具體實現的參數指標要以Micron芯片的數據手冊為準。換句話說,DDR的工業規范是芯片制造商Micron所依據的標準,而我們設計系統時,既然使用了Micron的產品,那么系統的性能指標分析就要以Micron的產品為準。所以,接下來的任務就是我們要在Micron的DDR芯片手冊和作為控制器的FPGA數據手冊中,找到類似的DDR規范的設計要求和具體的設計參數。是否可以使用可編程讀寫狀態寄存器(SPD)來執行DDR3一致性測試?遼寧DDR測試DDR3測試
如何執行DDR3的一致性測試?遼寧DDR測試DDR3測試
DDRhDDRl釆用SSTL_2接口,1/0 口工作電壓為2.5V;時鐘信號頻率為100?200MHz; 數據信號速率為200?400 Mbps,通過單端選通信號雙邊沿釆樣;地址/命令/控制信號速率為 100?200Mbps,通過時鐘信號上升沿采樣;信號走線都使用樹形拓撲,沒有ODT功能。
DDR2: DDR2釆用SSTL_18接口,I/O 口工作電壓為1.8V;時鐘信號頻率為200? 400MHz;數據信號速率為400?800Mbps,在低速率下可選擇使用單端選通信號,但在高速 率時需使用差分選通信號以保證釆樣的準確性;地址/命令/控制信號在每個時鐘上升沿釆樣的 情況下(1T模式)速率為200?400Mbps,在每個間隔時鐘上升沿釆樣的情況下(2T模式) 速率減半;信號走線也都使用樹形拓撲,數據和選通信號有ODT功能。 遼寧DDR測試DDR3測試