2,MIPID-PHY測試項目
(1)DataLaneHS-TXDifferentialVoltages
(2)DataLaneHS-TXDifferentialVoltageMismatch
(3)DataLaneHS-TXSingle-EndedOutputHighVoltages(
4)DataLaneHS-TXStaticCommon-ModeVoltages
(5)DataLaneHS-TXStaticCommon-ModeVoltageMismatchΔV_CMTX(1,0)
(6)DataLaneHS-TXDynamicCommon-LevelVariationsBetween50-450MHz
(7)1.3.10DataLaneHS-TXDynamicCommon-LevelVariationsAbove450MHz
(8)DataLaneHS-TX20%-80%RiseTime
(9)DataLaneHS-TX80%-20%FallTime
(10)DataLaneHSEntry:T_LPXValue
(11)DataLaneHSEntry:T_HS-PREPAREValue
(12)DataLaneHSEntry:T_HS-PREPARE+T_HS-ZEROValue
(13)DataLaneHSExit:T_HS-TRAILValue
(14)DataLaneHSExit:30%-85%Post-EoTRiseTimeT_REOT
(15)DataLaneHSExit:T_EOTValue
(16)DataLaneHSExit:T_HS-EXITValue
(17)HSEntry:T_CLK-PREValue
(18)HSExit:T_CLK-POSTValue
(19)HSClockRisingEdgeAlignmenttoFirstPayloadBit
(ata-to-ClockSkew(T_SKEW[TX])
(21)ClockLaneHSClockInstantaneous:UI_INSTValue
(22)ClockLaneHSClockDeltaUI:(ΔUI)Value 時鐘線的LP信號質(zhì)量測試;數(shù)字信號MIPI測試代理品牌

2,MIPI協(xié)議的主要應用領域
2.5G、3G手機、PDA、PMP、手持多媒體設備
3,目前應用為成熟的兩個接口CSI(CameraSerialInterface)一個位于處理器和顯示模組之間的高速串行接口DSI(DisplaySerialInterface)一個位于處理器和攝像模組之間的高速串行接口。
4,DSI分層結(jié)構(gòu)DSI分四層,
對應D-PHY、DSI、DCS規(guī)范、分層結(jié)構(gòu)圖如下:
?PHY定義了傳輸媒介,輸入/輸出電路和和時鐘和信號機制。
?LaneManagement層:發(fā)送和收集數(shù)據(jù)流到每條lane。
?LowLevelProtocol層:定義了如何組幀和解析以及錯誤檢測等。
?Application層:描述高層編碼和解析數(shù)據(jù)流。 廣西MIPI測試聯(lián)系方式HISPI, MIPI協(xié)議的區(qū)別;

本文中的MIPI接口用于@示驅(qū)動芯片,基于MIPI-DSI協(xié)議來設計,包括一個時鐘通道和兩個數(shù)據(jù)通道。全部數(shù)據(jù)通道都可用于單向的高速傳輸,但只有條數(shù)據(jù)通道才可用于低速雙向傳輸,從屬端的狀態(tài)信息,像素等是通過該數(shù)據(jù)通道返回。時鐘通道用于在高速傳輸數(shù)據(jù)的過程中傳輸同步時鐘信號。高速接收電路是MIPI接口實現(xiàn)高傳輸速率的關鍵模塊,在本文中,時鐘通道和兩個數(shù)據(jù)通道采用相同的高速接收電路結(jié)構(gòu),單通道數(shù)據(jù)傳輸速率可達到1Gbps。。
根據(jù)D-PHY的CTS的要求,D-PHY的發(fā)送信號質(zhì)量測試主要應該包含以下測試項目:
(1)數(shù)據(jù)線的LP信號質(zhì)量測試:包含數(shù)據(jù)信號在LP模式下的高電平、低電平、上升時間、斜率等。
(2)時鐘線的LP信號質(zhì)量測試:包含時鐘信號在LP模式下的高電平、低電平、上升時間、斜率等。
(3)數(shù)據(jù)線的HS信號質(zhì)量測試:包含數(shù)據(jù)信號在HS模式下的差分電壓、單端電壓。共模電壓、上升時間等。(4)GlobalOperation的測試:由于從LP模式切換到HS模式以及HS模式下數(shù)據(jù)傳輸完成后退出到LP模式都有一定的時序要求,這部分測試項目有時又稱為GlobalOperation的測試項目,其中一些相關時序參數(shù)的定義
(5)時鐘線的HS信號質(zhì)量測試:測試項目與數(shù)據(jù)線的HS信號質(zhì)量測試項目類似。
(6)HS模式下時鐘和數(shù)據(jù)線間的時序關系測試:包括在HS模式的數(shù)據(jù)有效前時鐘應該提前的準備時間、HS數(shù)據(jù)傳輸完后時鐘應該保持的時間、數(shù)據(jù)和時鐘信號間的時延等。 MIPI 速率和幀率的關系;

1DSI驅(qū)動接口工作原理與電路構(gòu)架
本文設計的MIPI-DSI接口具有一個時鐘通道和兩個數(shù)據(jù)通道,時鐘通道支持高速DDR時鐘的接收與恢復,支持*功耗狀態(tài)(ULPS):數(shù)據(jù)通道0支持高速數(shù)據(jù)接收和低功耗模式下的雙向傳輸,支持總線競爭檢測:數(shù)據(jù)通道1住處高速數(shù)據(jù)接收及*功耗模式:單通道數(shù)據(jù)傳輸速率高達800Mbits/s,低功耗模式下數(shù)據(jù)傳輸速率8~IOMbits/s。
DSI接口工作原理
基于MIPI-DSI協(xié)議的顯示驅(qū)動接口,具備視頻模式和低功耗模式兩種工作狀態(tài)。在視頻模式下,接收主機高速發(fā)送過來的圖像數(shù)據(jù),并轉(zhuǎn)換成DPI并目格式輸出到1COS驅(qū)動模塊。在命令模式下,接收主機發(fā)送過來的的命令和數(shù)據(jù),并轉(zhuǎn)換成DBI總線格式輸出到LCOS驅(qū)動模塊?;蛘咦x取LCOS驅(qū)動模塊的狀態(tài)信息和數(shù)據(jù),并轉(zhuǎn)換成串行信號反向發(fā)送給主機。 MIPI-DSI從機接口電路主要包括4個模塊:物理傳輸層模塊、通道管理層模塊、協(xié)議層模塊以及應用層模塊;廣西MIPI測試聯(lián)系方式
MIPI D-PHY的接收端容限測試;數(shù)字信號MIPI測試代理品牌
為了適應兩種不同的運行模式,接收機端的端接必須是動態(tài)的。在HS模式下,接收機端必須以差分方式端接100Ω;在LP模式下,接收機開路(未端接)。HS模式下的上升時間與LP模式下是不同的。
接收機端動態(tài)端接加大了D-PHY信號測試的復雜度,這給探測帶來極大挑戰(zhàn)。探頭必須能夠在HS信號和LP信號之間無縫切換,而不會給DUT帶來負載。必須在HS進入模式下測量大多數(shù)全局定時參數(shù),其需要作為時鐘測試、數(shù)據(jù)測試和時鐘到數(shù)據(jù)測試來執(zhí)行。還要在示波器的不同通道上同時采集Clock+(Cp)、Clock-(Cn)、Data+(Dp)、Data-(Dn)。 數(shù)字信號MIPI測試代理品牌